sipariş_bg

ürünler

LVDS Serileştirici 2975Mbps Otomotiv 40-Pin WQFN EP T/R DS90UB927QSQX/NOPB

Kısa Açıklama:

Slave'in i2c dalga biçimini analiz ederek, çok ilginç bir olguyu da bulacaksınız; kayıt verilerini okurken, köle ilk önce dalga biçimini örneğin kayıtlı adres 0×00 verilerini okumak için ön okuma için yayınlayacaktır. Master, 0×00 yazma kayıt adresini verdikten sonra dalga formunu görecek, ardından okuma için köle adresini verecektir (R/W = (R/W = 1), bir köle, hemen ön okuma için 8 SCL dalga formu verecektir. Dalga formu verildikten sonra ve bu 8 saat ana tarafta karşılık gelmiyorsa, ana daha sonra verilecektir, dolayısıyla bağımlı ilk olarak verilene eşdeğerdir.


Ürün ayrıntısı

Ürün etiketleri

Ürün özellikleri

TİP TANIM
Kategori Entegre Devreler (IC'ler)

Arayüz

Serileştiriciler, Seriden Çıkarıcılar

Bay Teksas Aletleri
Seri Otomotiv, AEC-Q100
Paket Bant ve Makara (TR)

Bant Kes (CT)

Digi-Reel®

SPQ 2500T&R
ürün durumu Aktif
İşlev Serileştirici
Veri hızı 2,975 Gb/sn
GirişTip FPD-Link, LVDS
Çıkış Türü FPD-Link III, LVDS
Çıkış Sayısı 13
Çıkış Sayısı 1
Gerilim - Besleme 3V ~ 3.6V
Çalışma sıcaklığı -40°C ~ 105°C (TA)
Montaj tipi Yüzey Montajı
Paket / Kasa 40-WFQFN Görünür Ped
Tedarikçi Cihaz Paketi 40-WQFN (6x6)
Temel Ürün Numarası DS90UB927

1.

Slave'in i2c dalga biçimini analiz ederek çok ilginç bir olguyu da bulacaksınız; kayıt verilerini okurken, köle ilk önce dalga biçimini örneğin kayıtlı adres 0x00 verilerini okumak için ön okuma için yayınlayacaktır, göreceksiniz Master, yazma kayıt adresi 0x00'i verdikten sonra dalga formu üzerinde, daha sonra okuma için köle adresini verecektir (R/W = (R/W = 1), bir köle, dalga formu oluşturulduktan hemen sonra ön okuma için 8 SCL dalga formu verecektir. verilir ve bu 8 saat, ana tarafta karşılık gelmez, ana daha sonra verilecektir, bu nedenle köle, ilk verilene eşdeğerdir.

Buranın tasarımı çok akıllıca çünkü i2c protokolü, i2c esnemesinin yalnızca dokuzuncu bitte, yani ACK bitinde gerçekleşebileceğini şart koşuyor.dalga formunun çekilmesine izin verilmiyor ve bu noktada köleden veri alınmıyor yani sorun var.

TI'nin yaklaşımı şu şekildedir; önde bir yazma eylemi olduğundan ve ardından hemen ardından gönderilen bir okuma köle adresi olduğundan, okunacak kayıtlı adresin önde yazılan adres olduğu açıktır, dolayısıyla ana makine bir okuma köle adresi gönderecektir. 9 bitlik ACK çekiminde, yazmaç okuma ve yazma için sekiz SCL gönderirken ve ardından SCL'yi serbest bırakır, master, SCL serbest bırakılmasını algıladıktan sonra Master, SCL'nin serbest bırakıldığını algılar ve okuma veri saatini yeniden iletir; bu noktada veri, SCL'ye geri gönderilir. İŞLEMCİ.

2.

LVDS Ortak Terimleri veya Terminolojisi

1) Diferansiyel Çift: Biri sinyali taşıyan, diğeri tamamlayıcı sinyali taşıyan iki iletim hattını tahrik etmek için iki çıkış sürücüsü kullanan LVDS sinyal iletimini ifade eder.Gerekli sinyal, iletilecek sinyal bilgisini taşıyan iki iletim hattı arasındaki voltaj farkıdır.

2) Sinyal çifti: her veri iletim kanalının veya saat iletim kanalının çıkışının iki sinyal olduğu (pozitif ve negatif çıkışlar) LVDS arayüz devresini ifade eder.

3) Kaynak: Metin, grafik, resim, ses ve video verilerinden oluşan bir koleksiyon oluşturan cihaz.

4) Alıcı (Sink): Veriyi işleyen ve görüntüleyen cihazdır.
5) FPD-LINK: Düz Panel Ekran Bağlantısı, grafik denetleyiciden LCD'ye veri aktarımını desteklemek için 1996 yılında National Semiconductor tarafından oluşturulan (2011'de Texas Instruments TI tarafından satın alındı) LVDS standardını temel alan yüksek hızlı bir dijital video arayüzü spesifikasyonu panel.

6) GMSL: Gigabit Multimedya Seri Bağlantı, Maxim tarafından LVDS standardını temel alarak geliştirilen LVDS sinyal aktarım protokolü formatıdır.

7) İleri kanal: Seri Hale Getiriciden Seri Hale Getiriciye yüksek hızlı veri iletim kanalı.

8) Arka Kanal: Ters kanal olarak da adlandırılır, Seri Hale Getiriciden Seri Hale Getiriciye düşük hızlı veri aktarım kanalını ifade eder.


  • Öncesi:
  • Sonraki:

  • Mesajınızı buraya yazıp bize gönderin