sipariş_bg

ürünler

XCF128XFTG64C Kapsülleme BGA64 XL yüksek yoğunluklu yapılandırma ve depolama aygıtları

Kısa Açıklama:


Ürün ayrıntısı

Ürün etiketleri

Ürün özellikleri

TİP TANIM
Kategori Entegre Devreler (IC'ler)

Hafıza

FPGA'ler için Yapılandırma Promsları

Bay AMD Xilinx
Seri -
Paket Tepsi
ürün durumu Modası geçmiş
Programlanabilir Tip Sistemde Programlanabilir
Hafıza boyutu 128Mb
Gerilim – Besleme 1.7V ~ 2V
Çalışma sıcaklığı -40°C ~ 85°C
Montaj tipi Yüzey Montajı
Paket / Kasa 64-TBGA
Tedarikçi Cihaz Paketi 64-FTBGA (10×13)
Temel Ürün Numarası XCF128

Belgeler ve Medya

KAYNAK TİPİ BAĞLANTI
Veri sayfaları XCF128XFT(G)64C Veri Sayfası
Çevresel Bilgiler Xiliinx RoHS Sertifikası

Xilinx REACH211 Sertifikası

PCN Eskimesi/ EOL Çoklu Cihazlar 01/Haziran/2015

Çoklu Cihaz EOL Rev3 9/Mayıs/2016

Kullanım Ömrü Sonu 10/OCAK/2022

PCN Parça Durumu Değişikliği Parçalar Yeniden Etkinleştirildi 25/Nisan/2016
HTML Veri Sayfası XCF128XFT(G)64C Veri Sayfası

Çevre ve İhracat Sınıflandırmaları

BAĞLANMAK TANIM
RoHS Durumu ROHS3 Uyumlu
Nem Hassasiyet Seviyesi (MSL) 3 (168 Saat)
ULAŞIM Durumu REACH Etkilenmez
ECCN 3A991B1A
HTSUS 8542.32.0071

Xilinx, sistem içi programlanabilir konfigürasyon PROM'larının XC18V00 serisini sunar (Şekil 1).Bu 3,3V ailesindeki cihazlar, Xilinx FPGA yapılandırma bit akışlarını yeniden programlamak ve depolamak için kullanımı kolay, uygun maliyetli bir yöntem sağlayan 4 megabit, 2 megabit, 1 megabit ve 512 kilobit PROM içerir.

FPGA Ana Seri modundayken, PROM'u çalıştıran bir yapılandırma saati üretir.CE ve OE etkinleştirildikten kısa bir süre sonra, veriler FPGA DIN pinine bağlı PROM DATA (D0) pininde mevcuttur.Her yükselen saat eşiğinden sonra kısa bir erişim süresi içinde yeni veriler elde edilebilir.FPGA, konfigürasyonu tamamlamak için uygun sayıda saat darbesi üretir.FPGA Bağımlı Seri modundayken, PROM ve FPGA harici bir saat tarafından saatlenir.

FPGA Master Select MAP modundayken FPGA, PROM'u çalıştıran bir konfigürasyon saati üretir.FPGA, Bağımlı Paralel veya Bağımlı Seçimli MAP modunda olduğunda, harici bir osilatör, PROM ve FPGA'yı çalıştıran yapılandırma saatini üretir.CE ve OE etkinleştirildikten sonra PROM'un DATA (D0-D7) pinlerinde veriler mevcuttur.Her yükselen saat eşiğinden sonra kısa bir erişim süresi içinde yeni veriler elde edilebilir.Veriler, CCLK'nin aşağıdaki yükselen kenarında FPGA'ye saatlenir.Serbest çalışan bir osilatör, Slave Paralel veya Slave Select MAP modlarında kullanılabilir.

Aşağıdaki cihazın CE girişini sürmek için CEO çıkışı kullanılarak birden fazla cihaz basamaklandırılabilir.Bu zincirdeki tüm PROM'ların saat girişleri ve DATA çıkışları birbirine bağlıdır.Tüm cihazlar uyumludur ve ailenin diğer üyeleriyle veya XC17V00 tek seferlik programlanabilir seri PROM ailesiyle basamaklandırılabilir.

 


  • Öncesi:
  • Sonraki:

  • Mesajınızı buraya yazıp bize gönderin